Bereiche | Tage | Auswahl | Suche | Downloads | Hilfe

DY: Dynamik und Statistische Physik

DY 46: POSTER II

DY 46.67: Poster

Donnerstag, 30. März 2000, 15:00–18:00, D

Hochparalleles Hardware-Konzept zur Implementierung des Kohonenalgorithmus auf Halbleiterbasis — •O. Freyd1, J. Fischer1, M. Bode1, H.-G. Purwins1, F.-J. Niedernostheide2 und H.-J. Schulze21Westfälische Wilhelms-Universität Münster, Institut für Angewandte Physik, Corrensstr. 2-4, 48149 Münster — 2Siemens AG,81730 München

Vorgestellt wird ein synergetisches Hardware-Konzept, das mittels musterbildender Prozesse auf einem thyristorähnlichen Bauelement den Kohonenalgorithmus auf hochparallele Weise realisiert. Durch die Zündung und Propagation einer Front auf dem Halbleiter läßt sich auf sehr effiziente Weise die für den Algorithmus wichtige Ermittlung des Gewinnerneurons nach dem Winner-Takes-All-Prinzip erreichen. Auch der Lernprozess wird durch den Verlauf der Front gesteuert. Neben den experimentellen Ergebnissen zu den relevanten Eigenschaften der Thyristorstruktur wird eine erste Realisierung des Konzeptes vorgeführt.

100% | Bildschirmansicht | English Version | Kontakt/Impressum/Datenschutz
DPG-Physik > DPG-Verhandlungen > 2000 > Regensburg