München 2009 – scientific programme
Parts | Days | Selection | Search | Downloads | Help
T: Fachverband Teilchenphysik
T 72: DAQ und Trigger 3 / Elektronik
T 72.6: Talk
Friday, March 13, 2009, 15:15–15:30, M110
Entwicklung eines Datenerfassungsystems für die Auslese des TimePix-Chips — •Michael Zamrowski, Marius Groll, Christian Kahra und Ulrich Schäfer — Institut für Physik (ETAP), Johannes Gutenberg-Universität Mainz
Der TimePix-Chip ist ein CMOS Pixeldetektor mit einer Matrix aus 256· 256 Pixel, der in mikrostrukturierten Gasdetektoren (MPGD) zur Signalauslese eingesetzt wird. Der Vortrag behandelt die Entwicklung des Datenerfassungsystems zur Auslese des TimePix-Chips mithilfe eines Field Programmable Gate Array (FPGA), welches mit der maximalen Auslesefrequenz des TimePix-Chips von 100 MHz arbeiten kann.
Die Programmierung der Firmware des FPGAs geschieht in der Hardwarebeschreibungssprache VHDL (Very High Speed Integrated Circuit Hardware Description Language). Die vom FPGA direkt ausgelesenen Daten werden dann über eine Gigabit-Ethernet-Verbindung an einen Rechner versendet, der die ankommenden Daten weiterverarbeitet und analysiert. Neben der Datenauslese werden auch die Steuerungsbefehle an den TimePix über Ethernet gesendet, die dann von dem FPGA verarbeitet und an den TimePix weitergeleitet werden. Die Integration des Systems in den bestehenden Teststrahlaufbau, sowie die Messungen und Resultate von ersten Auslesetests des TimePix-Chips werden vorgestellt.